ASIC-enkonduko
T5L-serio estas la DGUS II du-kerna ASIC.
●Enkonstruita 2D aparatara akcelo
●2.4GBajtoj/s altrapida MB-bendolarĝo
●Subtenu disvolviĝon kaj simuladon de komputila agordo
●Subtenu malantaŭan foran ĝisdatigon
●Subtenu interretan kodan ĝisdatigon per DGUS-sistemo
●Riĉaj interfacoj inkluzive de 28IOoj, 4 UARToj, 1 CAN, 8 12-bitoj (subtena specimenigo super 16bit) A/Ds kaj 2 16-bit PWMs
SL-kompleto
SLE028A | T5L0+40Stifta ingo+2,8-cola 320*240 EWV(LN32240T028SA50) |
SLI035A | T5L0+40Pin-ingo+3,5-cola 320*480 IPS (LI48320T035IA30) |
SLI040A | T5L0+40Pin-ingo+4.0-cola 480*800 IPS (LI48800T040HA50) |
SLI040B | T5L0+50Stifta ingo+4.0-cola 480*480 IPS (LI48480T040HA30) |
SLI043A | T5L0+40Pin-ingo+4,3-cola 480*800 IPS (LI48800T043TA30 horizontala, 480*270 ankaŭ havebla) |
SLI043B | T5L0+40Pin-ingo+4,3-cola 480*800 IPS (LI48800T043TB30 vertikala, mallarĝa bezel) |
SLE043A | T5L0+40Stifta ingo+4,3-cola 480*272 EWV(LN48272T043IB35) |
SLC043A | T5L0+40Stifta ingo+4,3-cola 480*272 televidilo (LN48272C043BA25) |
SLI050A | T5L0+40Pin-ingo+5.0-cola 480*854 IPS (LI85480T050HD45) |
SLC070A | T5L0+50Stifta ingo+7.0-cola 800*480 televidilo (LN80480C070BA20) |
(SLE043A)
(SLI040B)
Ĉefaj trajtoj
●Mem-dezajnita ASIC.
●Malalta ampleksa kosto kaj alta kvalito.
●Granda sendo-volumo kaj ĝustatempa provizo.
●Taŭga por klientoj kun evolukapablo.
T5L ASIC+LCM+periferiaj
Du-kerna T5L adoptas 8051-kernon, povas atingi la ĉefan frekvencon de 350MHz(T5L1/2) kaj 400MHz(T5L0) post la integra dezajno.
La GUI-kerno kaj OS-kerno funkcias sendepende.La GUI-kerno realigas la LCD-ekranon dum la OS-kerno estas evoluigita por efektivigi la kontrolon de ekstercentraj kiel ekzemple relajsoj kaj sensiloj per IOoj, AD-oj, PWM-oj kaj aliaj interfacoj.
T5L ASIC+LCM+TP+periferiaj
La T5L ASIC GUI-kerno kondukas al tuŝpingloj, kiuj povas esti rapide konektitaj al TP por kontroli la RTP aŭ CTP, kaj realigi la integran ekranon kaj tuŝan kontrolon kongruante kun la LCM kaj la ĉefa kontrolo-dezajno.
Disvolva estraro
Se vi interesiĝas pri DWIN ASIC + ekrana solvo, la evolutabulo estos bona elekto por konatiĝi kun la disvolva reĝimo.
Tajpu | Modelo | Datumpaĝo | 3D Desegnaĵo | Rimarko |
WTC | WTC | |||
TA/DGUS II | EKT028 | √ | √ | T5L0 ASIC 2,8-cola, 240×320, 262K koloro, TN |
TA/DGUS II | EKT035A | √ | × | T5L0 ASIC 3.5-cola, 320×240, 262K koloro, IPS |
TA/DGUS II | EKT035B | √ | × | T5L0 ASIC 3.5-cola, 480×320, 262K koloro, IPS |
TA/DGUS II | EKT040A | √ | × | T5L0 ASIC 4.0-cola, 480×480, 262K koloro, IPS |
TA/DGUS II | EKT040B | √ | × | T5L0 ASIC 4.0-cola, 800×480, 262K koloro, IPS |
TA/DGUS II | EKT041 | √ | × | T5L1 ASIC 4.1-cola, 720×720, 16.7M koloro, IPS |
TA/DGUS II | EKT043 | √ | × | T5L1 ASIC 4.3-cola, 480×272, 16.7M koloro, TN |
TA/DGUS II | EKT043B | √ | × | T5L0 ASIC 4.3-cola, 480×800, 262K koloro, IPS |
TA/DGUS II | EKT043C | √ | × | T5L0 ASIC 4,3-cola, 480×272, 262K koloro, TN |
TA/DGUS II | EKT043D | √ | × | T5L0 ASIC 4.3-cola, 480×800, 262K koloro, IPS |
TA/DGUS II | EKT043E | √ | × | T5L0 ASIC 4.3-cola, 800×480, 262K koloro, IPS |
TA/DGUS II | EKT050A | √ | × | T5L0 ASIC 5.0-cola, 800×480, 262K koloro, TN |
TA/DGUS II | EKT050B | √ | × | T5L0 ASIC 5.0-cola, 480×854, 262K koloro, IPS |
TA/DGUS II | EKT050C | √ | × | T5L2 ASIC 5.0-cola, 1280 × 720, 16.7M koloro, IPS |
TA/DGUS II | EKT056 | √ | × | T5L1 ASIC 5.6-cola, 640×480, 16.7M koloro, IPS, |
TA/DGUS II | EKT057 | √ | × | T5L0 ASIC 5.7-cola, 640×480, 262K koloro, TN |
TA/DGUS II | EKT065 | √ | × | T5L0 ASIC 6.5-cola, 640×480, 262K koloro, TN |
TA/DGUS II | EKT068 | √ | × | T5L2 ASIC 6.8-cola, 1280×480, 16.7M koloro, IPS |
TA/DGUS II | EKT070A | √ | × | T5L0 ASIC 7.0-cola, 800×480, 262K koloro, TN |
TA/DGUS II | EKT070C | √ | √ | T5L2 ASIC 7.0-cola, 1024×600, 16.7M koloro, IPS |
TA/DGUS II | EKT070D | √ | × | T5L2 ASIC 7.0-cola, 1280×800, 16.7M koloro, IPS |
TA/DGUS II | EKT080A | √ | × | T5L1 ASIC 8.0-cola, 800×600, 16.7M koloro, TN |
TA/DGUS II | EKT080B | √ | × | T5L2 ASIC 8.0-cola, 1024 × 768, 16.7M koloro, IPS |
TA/DGUS II | EKT080C | √ | × | T5L2 ASIC 8.0-cola, 1280 × 800, 16.7M koloro, IPS |
TA/DGUS II | EKT084 | √ | × | T5L1 ASIC 8.4-cola, 800×600, 16.7M koloro, TN |
TA/DGUS II | EKT088 | √ | × | T5L2 ASIC 8.8-cola, 1920×480, 16.7M koloro, IPS |
TA/DGUS II | EKT097 | √ | × | T5L2 ASIC 9.7-cola, 1024 × 768, 16.7M koloro, TN |
TA/DGUS II | EKT101A | √ | × | T5L2 ASIC 10.1-cola, 1024×600, 16.7M koloro, IPS |
TA/DGUS II | EKT101B | √ | × | T5L2 ASIC 10.1-cola, 1280×800, 16.7M koloro, IPS |
●Kapacita tuŝekrano.
●20 IOoj, 4 UART-oj, 1 CAN, 2 PWM-oj kaj 6 12-bitaj AD-oj.
●JTAG-interfaco por interreta kopiado kaj senararigado.
●Kapablo legi kaj verki DGUS-variablojn, sencimigi kaj elŝuti UI-projektojn rekte per la USB-interfaco.
●2 128M-bit SPI NOR Flash interfacoj kaj 1 1Gbit SPI NAND Flash interfaco.
●T5L OS-kerno estas 200MHz 1T altrapida 8051, inkluzive de 64KB-kodspaco, 32KB sur-blata RAM, 64bit entjera MAC kaj aparatara disigilo.